​Avances en la investigación de Sistemas Electrónicos y Nuevas Opciones Inalámbricas - Arsenio ​​​

Objetivos públicos del proyecto

La propuesta del proyecto ARSENIO se orienta hacia la misión "Fortalecimiento de I+D+I en diseño microelectrónico de vanguardia y arquitecturas alternativas", recogida dentro de la convocatoria, donde se plantea investigar en arquitecturas avanzadas SoC, realizando una integración heterogénea de diferentes componentes funcionales, tales como interfaces avanzadas de comunicación, unidades de procesamiento avanzado para inteligencia artificial, y núcleos de microprocesador, mejorando el actual estado del arte. De forma complementaria, y atendiendo a los ámbitos de actuación propuestos en la misión seleccionada, se investigará en el desarrollo de nuevas herramientas cubriendo las fases de diseño, testeo y validación del ciclo de vida del desarrollo de SoCs de telecomunicaciones.

El proyecto plantea el diseño de una arquitectura SoC genérica aplicable a diferentes aplicaciones y tecnologías de comunicaciones. Durante la ejecución del proyecto se orientará dicha arquitectura a la instanciación de dos casos de uso concretos, cada uno de ellos con su respectivo alcance, atendiendo a la complejidad, las limitaciones temporales de la duración del proyecto completo y del estado del arte en ese campo.

El proyecto cubre las fases iniciales de diseño, testeo, validación temprana de los diferentes bloques digitales y analógicos, donde cada uno de estos elementos tendrá un alcance diferente atendiendo a la complejidad del estudio y el límite temporal del proyecto (únicamente de dos años). Para tal fin, se investigará el desarrollo de diferentes herramientas que permitan optimizar los procesos de desarrollo de un SoC en sus diferentes fases, desde el diseño hasta la validación temprana (previa al tape out).

Los objetivos generales del proyecto son:

  • Investigar y desarrollar nuevas herramientas que permitan optimizar los ciclos de vida del desarrollo de un SoC de comunicaciones
  • Investigar y desarrollar soluciones avanzadas de telecomunicaciones inalámbricas basadas en arquitecturas SoC integradas
  • Investigar y desarrollar soluciones avanzadas para multiproceso RISC-V orientadas al procesado avanzado de comunicaciones

Período de ejecución

  • Del 1 de septiembre de 2023 al 30 de septiembre de 2025

 

Presupuesto total del proyecto

  • Presupuesto del proyecto: 8.523.088 €
  • Aportación CDTI: 6.025.021 € 

Integrantes del Proyecto

  • Maxlinear Hispania S.L. (Representante): Empresa pionera en el sector de desarrollo de chips en el marco nacional e internacional. Su actividad se centra en el diseño de chips para comunicaciones a través de la red eléctrica. Han estado a la vanguardia de la tecnología, pudiendo evolucionar y crecer a medida que lo hacia el sector. Fue la primera empresa en España capaz de diseñar un chip de 5 nm.
  • Semidynamics Technology Services, S.L. (Socio): PYME fundada en 2016 especializada en el diseño de microprocesadores RISC-V con un enfoque en el funcionamiento de baja potencia y alto rendimiento para la Inteligencia Artificial (IA). Semidynamics está actualmente inmersa en el desarrollo de varios productos: dos núcleos (cores) RISC-V con diferentes características, una unidad vectorial y una unidad tensorial.


 

Solicita información

Por favor, introduce tus datos y te responderemos tan pronto nos sea posible.

El proyecto ha sido subvencionado por el CDTI con el apoyo del Ministerio de Ciencia e Innovación